74LS126 Compuerta QUAD Buffer de 3 Estados
El 74LS126 es un buffer cuádruple con salidas de tres estados (Tri-State) que permite controlar y aislar líneas de datos en sistemas digitales. Ofrece alta velocidad, bajo consumo y control independiente de habilitación por canal, ideal para buses de datos, drivers TTL y microcontroladores.
Etiquetas :
Descripción técnica
El 74LS126 pertenece a la familia de buffers de bus cuádruples con salida de 3 estados.
Cada una de las cuatro compuertas actúa como un buffer no inversor que puede ser habilitado o deshabilitado de forma independiente mediante su entrada de control.
- Cuando la señal de habilitación (G) está en alto, la salida se activa y refleja la entrada (A → Y).
- Cuando la habilitación está en bajo, la salida entra en alta impedancia (estado Z), comportándose como si estuviera desconectada del circuito.
Esto permite conectar múltiples dispositivos al mismo bus sin interferencias, ya que solo el buffer habilitado conducirá la señal.
Su diseño TTL Schottky proporciona alta corriente de salida y rápida conmutación, ideal para buses de datos, memorias o periféricos digitales.
La versión 74LS126 se diferencia del 74LS125 en que su control de salida es activo en alto, mientras que el 125 es activo en bajo.
Características técnicas principales
Parámetro | Descripción |
---|---|
Modelo | 74LS126 |
Tipo de circuito | Cuádruple buffer con salida de 3 estados (Tri-State) |
Familia lógica | TTL LS (Low Power Schottky) |
Número de buffers | 4 independientes |
Tipo de salida | No inversora |
Control de habilitación (G) | Activo en alto |
Encapsulado | DIP-14 |
Tensión de operación | 4.75 V – 5.25 V |
Corriente de salida | ±8 mA |
Tiempo de propagación típico | 12 ns |
Temperatura de operación | 0 °C a +70 °C |
Aplicaciones | Control de buses, drivers TTL, interfaz de microcontroladores |
Familia relacionada | 74LS125 (control activo en bajo) |
Distribución de pines (DIP-14)
Nº | Nombre | Descripción |
---|---|---|
1 | 1OE | Habilitación del buffer 1 (activa en alto) |
2 | 1A | Entrada buffer 1 |
3 | 1Y | Salida buffer 1 |
4 | 2OE | Habilitación del buffer 2 |
5 | 2A | Entrada buffer 2 |
6 | 2Y | Salida buffer 2 |
7 | GND | Tierra |
8 | 3Y | Salida buffer 3 |
9 | 3A | Entrada buffer 3 |
10 | 3OE | Habilitación del buffer 3 |
11 | 4Y | Salida buffer 4 |
12 | 4A | Entrada buffer 4 |
13 | 4OE | Habilitación del buffer 4 |
14 | Vcc | Alimentación +5 V |