74LS125 Compuerta QUAD Buffer No Inversor de 3 Estados

Precio U:

7.00


Tiristor Triac BTA24-800B 800V 24A
Tiristor Triac BTA24-800B 800V 24A
18.00
18.00
Tiristor SCR S4025L 400V 25A
Tiristor SCR S4025L 400V 25A
30.00
30.00

74LS125 Compuerta QUAD Buffer No Inversor de 3 Estados

https://unitronic-online.com/web/image/product.template/11638/image_1920?unique=53c683e

El 74LS125 es un circuito integrado TTL que contiene cuatro buffers no inversores independientes, cada uno con salida de tres estados (3-State Output).
Gracias a su arquitectura de bajo consumo y alta velocidad, el 74LS125 es ampliamente usado en interfaces digitales, buffers de bus, sistemas de comunicación paralela y controladores TTL. Su encapsulado DIP-14 lo hace ideal para protoboards, placas de desarrollo y montaje en PCB.

7.00 7.0 GTQ 7.00

7.00

No está disponible para venta


    Esta combinación no existe.


    Etiquetas :
    Compartir :

    Descripción técnica:

    EspecificaciónDetalle
    Familia lógicaTTL – 74LS (Low Power Schottky)
    Tipo de funciónBuffer / Line Driver no inversor
    Número de buffers4 (Quad)
    Tipo de salida3 estados (activo alto)
    EncapsuladoDIP-14 / PDIP
    Voltaje de operación (Vcc)4.75 V – 5.25 V
    Nivel lógico alto de entrada (VIH)Mínimo 2.0 V
    Nivel lógico bajo de entrada (VIL)Máximo 0.8 V
    Nivel lógico alto de salida (VOH)Mínimo 2.7 V
    Nivel lógico bajo de salida (VOL)Máximo 0.4 V
    Corriente de salida (IOL)8 mA (bajo), –0.4 mA (alto)
    Impedancia de salida (Hi-Z)Alta, desconectada del bus
    Tiempo de propagación típico14 ns
    Temperatura de operación0 °C a +70 °C
    Consumo de potencia típico2 mW por compuerta
    Fabricantes equivalentesTexas Instruments, ON Semiconductor, STMicroelectronics, Fairchild

    Distribución de pines (DIP-14):

    PinNombreDescripción
    11OEHabilitación salida 1 (activa baja)
    21AEntrada buffer 1
    31YSalida buffer 1
    42OEHabilitación salida 2 (activa baja)
    52AEntrada buffer 2
    62YSalida buffer 2
    7GNDTierra
    83YSalida buffer 3
    93AEntrada buffer 3
    103OEHabilitación salida 3 (activa baja)
    114YSalida buffer 4
    124AEntrada buffer 4
    134OEHabilitación salida 4 (activa baja)
    14VccAlimentación +5 V

    Tabla de funcionamiento lógico

    Entrada (A)Habilitación (OE)Salida (Y)
    HLH
    LLL
    XHHi-Z (alta impedancia)

    (H = nivel alto, L = nivel bajo, X = cualquiera, Hi-Z = salida desconectada)

    Aplicaciones comunes

    • Control y conducción de líneas de bus de datos
    • Aislamiento y protección de señales digitales
    • Interfases entre microcontroladores y periféricos
    • Buffers no inversores para controladores TTL o CMOS
    • Multiplexado de señales y control de puertos de E/S
     




    Productos Similares
    Productos Complementarios